ВИСОКОЛІНІЙНІ ДВОТАКТНІ БАЛАНСНІ БУФЕРИ НАПРУГИ НА БІПОЛЯРНИХ ТРАНЗИСТОРАХ
Ключові слова:
буфери напруги, двотактні підсилювачі струму, вхідний опір, вихідний опірАнотація
У статті розглянуті і проаналізовані схеми високолінійних швидкодіючих двотактних буферів напруги, побудованих на біполярних транзисторах. Обґрунтована актуальність і практична доцільність створення даного типу буферів напруги для отримання низької похибки лінійності й високої швидкодії. Запропоновано підхід до побудови буферів напруги, який базується на застосуванні відбивачів струму, які функціонують у двотактному балансному режимі. Розглянуто і проаналізовано наступні двотактні буфери напруги: найпростіша схема; схема із вхідними підсилювальними каскадами; схема із компенсацією вхідного струму; схема із вхідними каскадами на складених транзисторах Шиклаї. Для вказаних схем складені математичні моделі таких статичних характеристик як: малосигнальний коефіцієнт передачі напруги, похибка масштабу передатної характеристики, вхідний опір і навантажувальна здатність. Запропоновані буфери напруги зі зменшеним вихідним опором для чого додатково в схему введено двотактні підсилювачі постійного струму, охоплені глибоким від’ємним зворотнім зв’язком. Здійснено комп’ютерне моделювання статичних і динамічних характеристик запропонованих схем буферів напруги, зроблено порівняльний аналіз отриманих результатів і надано рекомендації щодо їх використання.
##submission.downloads##
-
PDF
Завантажень: 335