MULTICHANEL TRACKING AND BITWISE BALANCING ADC WITH WEIGHT REDUNDANCY

Authors

  • Oleksii Dmytrovych Azarov Vinnitsia National Technical University, Vinnitsia
  • Oleksandr Ivanovych Cherniak Vinnitsia National Technical University, Vinnitsia

DOI:

https://doi.org/10.31649/1999-9941-2020-48-2-45-51

Keywords:

multichannel analog-to-digital conversion, tracking analog-to-digital conversion, number systems with weight redundancy, high-speed counter

Abstract

The article presents the informational and structural aspects underlying the organization of an analog-to-digital converter operating in both tracking and bitwise balancing modes. When organizing multi-channel tracking balancing during channel switching, significant differences in the input signal can occur. Therefore, in such cases, in order accelerate the ADC output to the tracking mode, it is proposed by the authors to temporarily transfer it to the bitwise analog-to-digital conversion mode. To speed up the conversion in the tracking mode, the authors use the high-speed reverse counter in the number system with weight redundancy proposed by the authors. The time diagram of the operation modes of a multi-channel bitwise-tracking ADC in the SCHVN is given. The structural organization of this converter is described. A block diagram of the development of the control unit for the control signals for the operation of the proposed ADC is developed and presented. Using the solution proposed by the authors will expand the scope of the tracking ADCs.

Author Biographies

Oleksii Dmytrovych Azarov, Vinnitsia National Technical University, Vinnitsia

Doctor of Technical Sciences, Professor, Head of the Department of Computer Engineering, Vinnytsia National Technical University

Oleksandr Ivanovych Cherniak, Vinnitsia National Technical University, Vinnitsia

Candidate of Technical Sciences, Associate Professor of the Department of Computer Engineering, Vinnitsa National Technical University

References

У. Титце, К. Шенк, Полупроводниковая схемотехника. 12-е изд. Том II: Пер. с нем. М., Россия: ДМК Пресс, 2007, 942 с.

В. В. Островерхов, Динамические погрешности аналого-цифровых преобразователей. Л.: «Энергия», 1975, 176 с.

О. Д. Азаров, Основи теорії аналого-цифрового перетворення на основі надлишкових позиційних систем числення: монографія. Вінниця, Україна: УНІВЕРСУМ, 2004, 260 с.

О. Д. Азаров, Аналого-цифрове порозрядне перетворення на основі систем числення з ваговою надлишковістю: монографія. Вінниця, Україна: УНІВЕРСУМ, 2010, 186 с.

Л. В. Крупельницький, О. Д. Азаров, Аналого-цифрові пристрої систем, що самокоригуються, для вимірювань і обробляння низькочастотних сигналів: монографія. Вінниця, Україна: УНІВЕРСУМ, 2005, 167 с.

О. Д. Азаров, М. Ю. Шабатура, О. Г. Муращенко, «Динамічні похибки ІІ роду в АЦП приско-реного порозрядного наближення з ваговою надлишковістю», Наукові праці ВНТУ, №3, 10 с. 2010.

О. Д. Азаров, Аналого-цифрове порозрядне перетворення на основі систем числення з ваговою надлишковістю: монографія. Вінниця, Україна: ВНТУ, 2010, 232 с.

А. Д. Азаров, А. И. Черняк, «Полнофункциональная побитовая обработка результатов аналого-цифрового преобразования», у Методи та засоби кодування, захисту й ущільнення інформації: Третя міжнародна наук.-практ. конф. Вінниця, 2011, с. 208-209.

О. Д. Азаров, О. І. Черняк, П. О. Черняк, «Системи числення з адитивними та мультиплікативними співвідношеннями між вагами розрядів», Вісник ВПІ, №1, с. 58-64, 2001.

О. Д. Азаров, О. І. Черняк, «Аналіз витрат обладнання пристроїв побітової арифметики у системі числення золотої 1-пропорції», Проблеми інформатизації та управління, Київ : НАУ, № 2(38), с. 5-9, 2012.

О. Д. Азаров, О. І. Черняк, «Обмеження адитивних співвідношень при порозрядній потоковій обробці в АМ-системах числення», Інформаційні технології та комп'ютерна інженерія, Вип. 3(31), с. 67-71, 2014.

О. Д. Азаров, О. І. Черняк, О. Г. Муращенко, «Порозрядне додавання в АМ-системах числення на основі адитивних перетворень», Проблеми інформатизації та управління, Вип. 1(45), с. 14-21, 2014.

О. Д. Азаров, О. І. Черняк, «Визначення довжини перенесення при додаванні в системах чис-лення з адитивними та мультиплікативними співвідношеннями між вагами розрядів», Наукові праці Донецького національного технічного університету. Серія: Обчислювальна техніка та автоматизація, Випуск 74, с. 401–407, 2004.

О. Д. Азаров, О. І. Черняк, «Розрядність пристроїв порозрядного додавання в АМ-системах числення», Наукові праці Вінницького національного технічного університету, № 4, 2010. [Електронний ресурс]. Режим доступу : http://praci.vntu.edu.ua/index.php/praci/article/view/233.

О. Д. Азаров, О. І. Черняк, «Структурна організація побітового додавання і віднімання кодів золотої 1-пропорції з урахуванням знаків», Інформаційні технології та комп’ютерна інженерія, № 3(22), с. 13–16, 2011.

О. Д. Азаров, О. І. Черняк, «Структурна організація побітового множення і ділення кодів золотої пропорції», Проблеми інформатизації та управління, Вип. 3(21), с. 5–13, 2007.

Olexiy D. Azarov, Sergii V. Pavlov, Olexandr I. Chernyak, Igor D. Ivasyuk, Waldemar Wójcik, and Aigul Syzdykpayeva, «Principles of fast count in modified Fibonacci numerical system», Proc. SPIE 10808, Photonics Applications in Astronomy, Communications, Industry, and High-Energy Physics Experiments, 2018, 1080829 (1 October 2018). doi.org/10.1117/12.2501565.

О. Д. Азаров, О. І. Черняк, «Метод побудови швидкодіючих фібоначчієвих лічильників», Про-блеми інформатизації та управління, №2(46), с. 5-8, 2014.

Downloads

Abstract views: 250

Published

2020-09-30

How to Cite

[1]
O. D. Azarov and O. I. Cherniak, “MULTICHANEL TRACKING AND BITWISE BALANCING ADC WITH WEIGHT REDUNDANCY”, ІТКІ, vol. 48, no. 2, pp. 45–51, Sep. 2020.

Metrics

Downloads

Download data is not yet available.

Most read articles by the same author(s)

<< < 1 2 3 4 > >>